Programator ukladow ISP.PDF

(133 KB) Pobierz
Programator układów ISP - AVT-1303
M I N I P R O J E K T Y
Programator uk³adów ISP
Uk³ady PLD
programowane
i konfigurowane
w systemie ciesz¹ siê
ogromn¹ popularnoci¹
wród projektantów
urz¹dzeñ
elektronicznych.
Prezentujemy opis
budowy jednego
z najprostszych
programatorów ISP,
którego pierwowzorem
jest programator DLC III
firmy Xilinx.
Schematelektrycznypro-
gramatora pokazano na rys.
1 . Jest to, jak widaæ, niezbyt
skomplikowany, dwukierun-
kowy bufor napiêciowy wy-
konany na nieco archaicz-
nych ju¿ uk³adach 74HC125.
Zasilanie dla programatora
jest dostarczane z urz¹dze-
nia, w którym znajduje siê
programowany uk³ad. Wy-
prowadzenia z lewej strony
schematu nale¿y do³¹czyæ do
wtyku DB25 o numerach ta-
kich, jak narysowano na
schemacie. W celu zminima-
lizowania zak³óceñ genero-
wanych przez programator
od siebie, na p³ytce przewi-
dziano dwa z³¹cza: jedno dla
uk³adów CPLD, drugie dla
FPGA. Dziêki programowa-
niu (konfigurowaniu) uk³a-
dów po zamontowaniu
w systemie (lewa czêæ rys.
3 ), cykl programowania
mo¿na przeprowadziæ wie-
lokrotnie bez koniecznoci
demonta¿u uk³adu (prawa
czêæ rys. 3 ).
Prezentowany w artyku-
le programator wspó³pracu-
je z dowolnym komputerem
PC poprzez z³¹cze równoleg-
³e Centronics i jest obs³ugi-
wany przez specjalny pro-
gram steruj¹cy ( rys. 4 ), któ-
ry mo¿na bezp³atnie ci¹g-
n¹æ ze strony WWW firmy
Xilinx (szczegó³owe infor-
macje pod adresem http://
www.xilinx.com/products/
software/we_detail.htm).
Projekty dla uk³adów CPLD
firmy Xilinx mo¿na przygo-
towywaæ tak¿e zdalnie, ko-
rzystaj¹c z internetowego
kompilatora znajduj¹cego
siê pod adresem: http://
www.xilinx.com/sxpresso/
webfitter.htm.
PZ
WYKAZ ELEMENTÓW
Rezystory
R1, R9..R12: 100
W
W
R3..R7: 300
W
R8: 5,1k
W
W
Kondensatory
C1..C4: 100pF
C5: 10nF
Pó³przewodniki
D1, D2: BAT84
U1, U2: 74HC125
Ró¿ne
gold-piny 2x9
z³¹cze D25M
P³ytka drukowana wraz z kom-
pletemelementówjestdostêpna
wAVT-oznaczenie AVT-1303 .
Wzory p³ytek drukowanych
w formacie PDF s¹ dostêpne
w Internecie pod adresem: http:/
/www.ep.com.pl/?pdf/kwie-
cien01.htm oraz na p³ycie CD-
EP04/2001 w katalogu PCB .
1
2
Rys. 3.
Rys. 1.
i ograniczenia wp³ywu za-
k³óceñ zewnêtrznych na pra-
cê programatora, mo¿na go
zaekranowaæ, co u³atwia wy-
dzielona cie¿ka na obwo-
dzie p³ytki drukowanej. Ze
wzglêdu na prostotê budo-
wy, nie bêdziemy szczegó³o-
wo omawiaæ sposobu wyko-
nania programatora. Na rys.
2 znajduje siê jego schemat
monta¿owy.
Za pomoc¹ przedstawio-
nego programatora mo¿na
programowaæ i konfiguro-
waæ uk³ady z interfejsem
JTAG oraz standardowym
interfejsem wykorzystywa-
nym do konfiguracji uk³a-
dów FPGA. Poniewa¿ styki
tych interfejsów ró¿ni¹ siê
Rys. 4.
Rys. 2.
80
Elektronika Praktyczna 4/2001
R2: 47
R13: 1k
32186352.038.png 32186352.039.png 32186352.040.png 32186352.041.png 32186352.001.png 32186352.002.png 32186352.003.png 32186352.004.png 32186352.005.png 32186352.006.png 32186352.007.png 32186352.008.png 32186352.009.png 32186352.010.png 32186352.011.png 32186352.012.png 32186352.013.png 32186352.014.png 32186352.015.png 32186352.016.png 32186352.017.png 32186352.018.png 32186352.019.png 32186352.020.png 32186352.021.png 32186352.022.png 32186352.023.png 32186352.024.png 32186352.025.png 32186352.026.png 32186352.027.png 32186352.028.png 32186352.029.png 32186352.030.png 32186352.031.png 32186352.032.png 32186352.033.png 32186352.034.png 32186352.035.png 32186352.036.png 32186352.037.png
Zgłoś jeśli naruszono regulamin