Multipleksery i demultipleksery.pdf
(
35 KB
)
Pobierz
MULTIPLE
Układy cyfrowe (logiczne)
1.1. Multipleksery i demultipleksery
I
Multipleksery
to układy kombinacyjne, łączące jedno z
N
wejść informacyjnych z wyj-
ściem
y
. Numer (adres) wejścia określany jest przez liczbę
L
, podaną na wejścia adresowe. Multi-
plekser działa jak wielopołoŜeniowy przełącznik (komutator) z cyfrowym wyborem pozycji. Numer
(adres) wejścia podaje się z reguły w naturalnym kodzie dwójkowym. Liczba
n
wejść adresowych
związana jest wówczas z liczbą
N
wejść informacyjnych zaleŜnością: N
=
n
Tab. 1.1.1. Tabela stanów multipleksera 74LS152.
Adres
Wejścia
Wyjście
C B A I
0
I
1
I
2
I
3
I
4
I
5
I
6
I
7
y
I
0
I
1
I
2
I
3
I
4
I
5
I
6
I
7
0 0 0 0 x x x x x x x
1
0 0 0 1 x x x x x x x
0
0 0 1 x 0 x x x x x x
1
y
0 0 1 x 1 x x x x x x
0
0 1 0 x x 0 x x x x x
1
0 1 0 x x 1 x x x x x
0
0 1 1 x x x 0 x x x x
1
0 1 1 x x x 1 x x x x
0
1 0 0 x x x x 0 x x x
1
C B A
1 0 0 x x x x 1 x x x
0
1 0 1 x x x x x 0 x x
1
1 0 1 x x x x x 1 x x
0
Rys. 1.1.1. Multip-
lekser
74LS152.
1 1 0 x x x x x x 0 x
1
1 1 0 x x x x x x 1 x
0
1 1 1 x x x x x x x 0
1
1 1 1 x x x x x x x 1
0
Tab. 1.1.2 zawiera krótką charakterystykę innych multiplekserów rodziny TTL i TTL LS.
Tab. 1.1.2. Inne multipleksery rodziny TTL i TTL LS
74150 multiplekser 16-wejściowy, 4 linie adresowe, 1 wejście zezwalające
74LS151
multiplekser 8-wejściowy, 3 linie adresowe, 1 wejście zezwalające, wyjście y i
y
74LS153 podwójny multiplekser 4-wejściowy, 2 linie adresowe, 2 wejścia zezwalające
74LS157 poczwórny multiplekser 2-wejściowy, 1 linia adresowa, 1 wejście zezwalające
Multipleksery wyposaŜone są zazwyczaj w jedno lub kilka dodatkowych wejść zezwalających, wy-
korzystywanych do aktywowania pracy układu lub kaskadowego łączenia kilku układów.
1
2 .
Na Rys. 1.1.1 pokazano symbol multipleksera
74LS152
. Układ łączy jedno z ośmiu wejść
I
0
..I
7
z wyjściem
y
. Numer wejścia ustawiany jest na liniach adresowych CBA. Tabelę stanów
układu zawiera Tab. 1.1.1.
Multipleksery i demultipleksery
Układ spełniający funkcję odwrotną do multipleksera, tzn. łączący wejście z jednym z N
wyjść, nazywa się
demultiplekserem
. Funkcję wyboru jednego z N wyjść realizują dekodery. JeŜe-
li dekoder wyposaŜony jest w co najmniej jedno wejście zezwalające, pełnić moŜe takŜe rolę de-
multipleksera. Wejście zezwalające staje się wejściem informacyjnym, a wejścia dekodowanych
danych - wejściami adresowymi. Układ o takim działaniu określa się nazwą deko-
der / demultiplekser.
Na Rys. 1.1.2 przedstawiono schemat dekodera 74LS138, pracującego jako demultiplekser.
Jedno z wyjść
y y
0 7
Tab. 1.1.3. Tabela stanów dekodera 74LS138, pracującego jako
demultiplekser.
y0
y1
y2
y3
y4
y5
y6
y7
Wejście
Adres
Wyjścia
E3
C B A
y0
y1
y2
y3
y4
y5
y6
y7
1
0 0 0
0
1
1
1
1
1
1
1
E3
0
0 0 0
1
1
1
1
1
1
1
1
1
0 0 1
1
0
1
1
1
1
1
1
E2
E1
0
0 0 1
1
1
1
1
1
1
1
1
1
0 1 0
1
1
0
1
1
1
1
1
0
0 1 0
1
1
1
1
1
1
1
1
1
0 1 1
1
1
1
0
1
1
1
1
C B A
0
0 1 1
1
1
1
1
1
1
1
1
1
1 0 0
1
1
1
1
0
1
1
1
0
1 0 0
1
1
1
1
1
1
1
1
Rys. 1.1.2. Dekoder
74LS138 pracujący ja-
ko demultiplekser.
1
1 0 1
1
1
1
1
1
0
1
1
0
1 0 1
1
1
1
1
1
1
1
1
1
1 1 0
1
1
1
1
1
1
0
1
0
1 1 0
1
1
1
1
1
1
1
1
1
1 1 1
1
1
1
1
1
1
1
0
0
1 1 1
1
1
1
1
1
1
1
1
Multipleksery i demultipleksery wykorzystywane są do przełączania sygnałów. UmoŜliwiają
między innymi realizację tzw. multipleksowego systemu transmisji danych, w którym po jednej
linii transmisyjnej przesyłane są dane z róŜnych linii wejściowych do róŜnych linii wyjściowych,
wybieranych przez podanie numeru (adresu) linii wejściowej i wyjściowej (Rys. 1.1.3).
2
...
, o numerze określonym przez liczbę CBA, zmienia swój stan w zaleŜności
od stanu wejścia E3, przyjmując stan 0 przy E3 = 1 i stan 1 przy E3 = 0. Na pozostałych wyjściach
utrzymywany jest stan 1 bez względu na zmiany stanu E3. W celu umoŜliwienia pracy układu wej-
ścia
E1
i
E2
ustawione są na stałe w stan 0 (dołączone do masy). Tabelę stanów układu zawiera
Tab. 1.1.3.
Multipleksery i demultipleksery
N wejść
I
0
I
1
I
2
I
3
I
4
linia
transmisyjna
y0
y1
y2
y3
y4
N wyjść
I
N
yN
Adres we
Adres wy
Rys. 1.1.3. Multipleksowy system przesyłania danych.
I
3
Opracował dr inŜ. Grzegorz Stępień
Plik z chomika:
jarekz90
Inne pliki z tego folderu:
09cw2-imperat.pdf
(65 KB)
22_1231085081.jpg
(49 KB)
38985.pdf
(213 KB)
Artur Król, Joanna Moczko- Symulacja I Optymalizacja Układów Elektronicznych.pdf
(21175 KB)
B.PDF
(67 KB)
Inne foldery tego chomika:
Cyfrowka
Labolatoria
Zgłoś jeśli
naruszono regulamin